1
為了實(shí)現(xiàn)數(shù)位家庭夢想,數(shù)位產(chǎn)品和可攜式產(chǎn)品持續(xù)領(lǐng)導(dǎo)潮流,各種關(guān)鍵技朮與應(yīng)用高度結(jié)合,產(chǎn)品設(shè)計走向高速、簡單與個性化。有線、無線信號傳輸速度日益提高,產(chǎn)品設(shè)計者將必須面對更多信號完整性(Signal Integrity)與量測精準(zhǔn)度的挑戰(zhàn)。高速的運(yùn)算速度及高傳輸量的需求,使產(chǎn)品設(shè)計中的容許誤差降低,因而以往低頻設(shè)計所忽略的問題逐漸浮現(xiàn):如信號上升/下降或周期時間(Rise Time/Duty Cycle)縮短、信號振幅降低(Low Voltage)、輻射信號所造成的串音干擾(Cross talk)等。這些影響信號品質(zhì)的問題透過眼圖加以量化和分析,借以判定傳輸信號品質(zhì)優(yōu)劣及信號時序偏移量成為產(chǎn)品相容性測試的重要課題。信號品質(zhì)的分析逐漸已由晶片商、成品制造者拓展至連接器產(chǎn)業(yè).
伴隨2005年國際消費(fèi)性電子大展(International Consumer Electronic Show) 順利落幕,由HDTV興起及寬點(diǎn)節(jié)點(diǎn)普及引發(fā)數(shù)位家庭(Digital Home)的連串效應(yīng),致使數(shù)位產(chǎn)品與可攜式產(chǎn)品持續(xù)領(lǐng)導(dǎo)潮流,畜產(chǎn)品設(shè)計走向高速化、簡單化與個性化。為了實(shí)現(xiàn)數(shù)位家庭夢想,關(guān)鍵技朮與應(yīng)用高度結(jié)合,有線與無線信號傳輸速度日益提高,產(chǎn)品設(shè)計者將必須面對更多信號完整(Signal Integrity)與量測精準(zhǔn)度的挑戰(zhàn)。
為了維持視聽覺效果整體流暢度與及時性,達(dá)到身臨其境的的視聽感受,則要晶片組的運(yùn)算和各媒介的傳輸速度必須更加快速,如Intel日前正式發(fā)表下一代的處理器平臺,代號“Sonoma”,時間脈沖(Clock)速度最高可達(dá)2.13GHz。當(dāng)然,各I/O介面的傳輸速度亦同時向上攀升,如Serial-ATA II、PCI Express(3GIO)、Infiniband(無限帶寬)和Giga以太網(wǎng)路等。高速的運(yùn)算速度及高傳輸量的需求,使產(chǎn)品設(shè)計中的容許誤差降低,因而以往低頻設(shè)計所忽略的問題逐漸浮現(xiàn)。如果采用信號上升/下降或周期時間(Rise Time/Duty Cycle)縮短、信號振幅降低(Low Voltage)等改變雖然可以提高傳輸速率,相對地也造成接收端地辨識率降低,位元錯誤率(BER)提高。此外電子商品地可攜化,電路板中信號線間距越來越近,輻射信號造成彼此間串音干擾(Crosstalk)日益嚴(yán)重。以上種種問題,無論是振幅的降低,作用信號周期時間變短或是信號線間的輻射干擾,皆會造成接收端誤判原始輸入信號的情況(1被認(rèn)為0,0被認(rèn)為1,或是信號在傳送時被視為間置狀態(tài)等等)。